
Premier prototype de la future carte d’acquisition backend LHCb, appelée PCIe400. Cette carte, conçue au CPPM, vise la jouvence partielle de LHCb durant le Long Shutdown (LS3). Elle intègre le plus puissant FPGA de la gamme Altera : un Agilex 7M-series. Ce FPGA multiplie par 12 les capacités de processing par rapport à celui embarqué sur la carte PCIe40, elle-même installée sur les expériences LHCb, Alice et Belle II. Cette nouvelle carte, à la pointe de la technologie, est un tremplin en prévision de l’Upgrade II LHCb. À ce stade, le système d’acquisition nécessitera une bande passante agrégée de 200Tb/s, une première en physique des particules ! La carte devra aussi être capable de distribuer l’horloge du LHC vers les front-end, avec un déterminisme de phase d’une précision ultime de 10 ps.
L’objectif, en 2025, de l’équipe du CPPM, de ses collaborateurs de CNRS Nucléaire & Particules et du groupe Online LHCb est de déverminer et qualifier les cartes prototypes.
- Author
- Julien Langouët / CPPM
- Posted on
- Wednesday 21 May 2025
- Dimensions
- 2015*963
- File
- PCIe400v1_top.jpg
- Filesize
- 570 KB
- Keywords
- carte, CPPM, électronique, électronique back-end, FPGA, LHCb, PCle400
- Albums
- Visits
- 346